시퀀스 제어 논리회로

강의노트 시퀀스 논리회로

강의노트 • 조회수 75 • 댓글 0 • 작성 3개월 전 • 수정 3주 전  
  • 논리회로

논리 시퀀스 회로

AND gate
OR gate
NOT gate
NAND gate
NOR gate
XOR gate

논리대수

교환의 정리

A+B=B+A A + B = B + A

AB=BA A \cdot B = B \cdot A

결합의 정리

(A+B)+C=A+(B+C) (A + B) + C = A + (B + C)

(AB)C=A(BC) (A \cdot B) \cdot C = A \cdot (B \cdot C)

분배의 정리

A(B+C)=AB+AC A \cdot (B + C) = A \cdot B + A \cdot C

A+(BC)=(A+B)(A+C) A + (B \cdot C) = (A+B) \cdot (A+C)

동일의 정리

A+A++A=A A + A + \cdots + A = A

AAAA=A A \cdot A \cdot A \cdots A = A

흡수의 정리

A+0=A A + 0 = A

A+1=1 A + 1 = 1

A1=A A \cdot 1 = A

A0=0 A \cdot 0 = 0

A+AB=A(1+B)=A A + A \cdot B = A \cdot ( 1 + B) = A

부정에 대한 정리

A+Aˉ=1 A + \bar{A} = 1

AAˉ=0 A \cdot \bar{A} = 0

드 모르간(De Morgan)의 정리

A+B=AˉBˉ \overline{A+B} = \bar{A} \cdot \bar{B}

AB=Aˉ+Bˉ \overline{A \cdot B} = \bar{A} + \bar{B}

조합 회로

시간 지연을 무시할 수 있을 때, 출력 신호가 현재 입력 신호의 값만으로 결정되는 논리 회로

기억을 포함하지 않는다

순서 회로

시간 지연을 갖고 그 지연이 적극적인 역할을 하는 논리 회로

기억 능력이 시퀀스 제어회로에서 유용한 역할을 한다.

이전 글
마지막 글입니다.
댓글
댓글로 소통하세요.