그림과 같은 회로에서 부하 ZL=jXL에 걸리는 전압과 커패시터 ZC=−jXC에 흐르는 전류를 구하라.
풀이
먼저 다음 식을 이용하여 Δ 회로를 등가의 Y로 변환한다.
ZY=3ZC=−j3XC
이를 위의 회로에 적용하면 다음과 같은 회로로 변환할 수 있다.
위 회로의 상당 등가 회로는 다음과 같다.
부하 ZL에 걸리는 전압
부하 ZL에 걸리는 전압은 아래 그림에서 Va′n′이고 이를 구하기 위해 다음과 같이 위의 회로에 전압 분배 법칙을 적용한다. 아래 식에서 ZL∣∣Y는 ZL과 ZY의 합성 임피던스를 의미한다.
Va′n′=jX+ZL∣∣YZL∣∣YVan
여기서 ZL∣∣Y는 다음과 같다
ZL∣∣Y=ZL∣∣ZY=(jXL)∣∣(−j3XC)=jXL−j3XC(jXL)⋅(−j3XC)=3j(XL−3XC)XLXC
이 값을 위 식에 대입하면 부하 Va′n′을 구할 수 있다.
커패시터 XC에 흐르는 전류
커패시터 XC에 흐르는 전류 Ia′b′ 를 구하려면 상당 등가회로에 나타나지 않으므로, 원회로로 돌아가서 구하여야 한다. 먼저 커패시터 양단의 전압을 구해야 한다.
Va′b′=Va′n′−Vb′n′=3ej6πVa′n′
커패시터에 흐르는 전류는 다음과 같이 구할 수 있다.
Ia′b′=ZCVa′b′=−jXCVa′b′
Login to write a comment.